1. 2-na-4 dekoder DCD2-4: u0, u1, c0 -> i0, i1, i2, i3. 4-na-16 dekoder DCD4-16: u0, u1, u2, u3, c0 -> i0, ... , i15 2. 2-na-1 multiplekser MUX2-1: u0, u1, c0 -> i0, 4-na-1 multiplekser MUX4-1: u0, u1, u2, u3, c0, c1 -> i0. 8-na-1 multiplekser MUX8-1: u0, ... , u7, c0, c1, c2 -> i0 3. 8-bitno shift-left kolo uz pomoc tri 2-na-1 multipleksera sa 8-bitnom sirinom ulaza. Zadaci za studente: 1. 4-na-1 multiplekser sa 8-bitnom sirinom ulaza. 2. 8-bitno shift-right kolo uz pomoc tri 2-na-1 multipleksera sa 8-bitnom sirinom ulaza. 3. Na osnovu komponenti sa prethodnog casa (sabirac, oduzimac) i ovog casa (multiplekser, shift-left, shift-right) konstruisati jedinicu koja za dva 8-bitna operanda i jedan 2-bitni kod operacije vrsi sledece: a. ako je kod operacije 00, sabrati operande na ulazu b. ako je kod operacije 01, oduzeti drugi operand od prvog c. ako je kod operacije 10, pomeriti ulevo prvi operand za broj mesta specifikovan sa najniza 3 bita drugog operanda d. ako je kod operacije 11, pomeriti udesno prvi operand za broj mesta specifikovan sa najniza 3 bita drugog operanda